Analysis of the architecture of virtual hardware prototypes using SystemC

Мұқаба

Дәйексөз келтіру

Толық мәтін

Ашық рұқсат Ашық рұқсат
Рұқсат жабық Рұқсат берілді
Рұқсат жабық Рұқсат ақылы немесе тек жазылушылар үшін

Аннотация

An analysis of the architecture of the virtual hardware prototype was carried out to identify problematic components with a view to their subsequent refinement. It is noted that in the early stages this approach simplifies software development in the future.

Негізгі сөздер

Толық мәтін

Рұқсат жабық

Авторлар туралы

D. Gavrilova

МИЭТ, Институт МПСУ им. Л. Н. Преснухина; АО НИИ «Субмикрон»

Хат алмасуға жауапты Автор.
Email: gavrilova.spk@gmail.com

студент-бакалавр, старший техник-программист

Ресей

Т. Madumarov

АО НИИ «Субмикрон»

Email: madrook00@gmail.com

руководитель группы

Ресей

Әдебиет тізімі

  1. Кечиев Л. Н. Электрофизические основы конструирования электронной аппаратуры. Инженерное пособие. М.: Грифон, 2020. 480 с.
  2. Мадумаров Т. А., Стефанцов А. В. Проблемы внедрения SystemC в качестве каркаса для виртуального прототипирования бортовой аппаратуры и стендов для разработки БПО // НАНОИНДУСТРИЯ. 2018. № 9. С. 184–185.
  3. IEEE Standard for Standard SystemC® Language Reference Manual. – Design Automation Standards Committee. 2011.
  4. Мартин Р. Чистая архитектура. Искусство разработки программного обеспечения. – СПб: Питер, 2018. 352 с.
  5. Розенберг Д., Скотт К. Применение объектного моделирования с использованием UML и анализ прецедентов / Пер. с англ. М.: ДМК Пресс, 2022. 160 с. ил. (Серия «Объектно- ориентированные технологии в программировании»).
  6. Qt 5.13 Documentation // The QT Company URL: https://doc.qt.io/archives/qt-5.13/index.html (дата обращения: 25.03.2023).
  7. JSON-RPC 2.0 Specification // JSON-RPC URL: https://www.jsonrpc.org/specification (дата обращения: 25.03.2023).

Қосымша файлдар

Қосымша файлдар
Әрекет
1. JATS XML
2. Fig. 1. Graph of abstractness versus instability

Жүктеу (173KB)
3. Fig. 2. UML diagram of abstraction using class templates (a) and interfaces (b)

Жүктеу (126KB)
4. Fig. 3. UML diagram of testing system deployment

Жүктеу (322KB)
5. Fig. 4. UML diagram of virtual prototype packages

Жүктеу (282KB)
6. Fig. 5. Scatter diagram of components

Жүктеу (163KB)
7. Example 1.

Жүктеу (198KB)
8. Example 2.

Жүктеу (131KB)

© Gavrilova D., Madumarov Т., 2023